Une matrice de portes programmable sur le terrain (FPGA) est une puce logique configurée par le client après la fabrication, donc «programmable sur le terrain».
Je cherche à implémenter un verrouillage de phase dans un FPGA sans utiliser de composants externes (autres que l'ADC). Pour plus de simplicité, le verrouillage sur une simple impulsion binaire est adéquat. La fréquence des signaux est de ~ 0,1-1% de l'horloge. Je ne peux pas utiliser les PLL d'horloge …
J'ai été surpris et dans une certaine mesure choqué de constater qu'il n'y a pas d'outil bien établi pour concevoir et prototyper des circuits asynchrones. Je continue à chercher en utilisant Google et d'autres moyens pour trouver une bonne méthode pour concevoir des circuits asynchrones VLSI, mais jusqu'à présent, les …
Je viens de commencer à apprendre la conception de la logique numérique avec les FPGA et j'ai construit de nombreux projets. La plupart du temps (puisque je suis une sorte de noob), j'ai un design qui simule parfaitement (simulation comportementale) mais ne synthétise pas correctement. Donc, ma question est "quelles …
Je prévois de concevoir un PCB FPGA personnalisé. le PCB contiendra des capteurs. J'ai besoin de lire la sortie des capteurs et de les traiter dans le processeur. J'ai réalisé de nombreux projets à l'aide de FPGA, mais ce sera ma première conception personnalisée où je dois également prendre en …
Je suis nouveau sur FPGA et je suis actuellement en classe HDL (Verilog en particulier). J'ai des connaissances suffisantes en conception numérique comme les circuits combinatoires et séquentiels. Je veux créer un projet similaire à celui présenté dans cette vidéo YouTube . Je sais également que Xilinx ISE peut traiter …
Je travaille sur l'amélioration et le nettoyage d'une grande conception FPGA déjà fonctionnelle qui dispose d'un bus de données 64 bits. L'une des questions qui s'est posée est: "devrions-nous faire la transition de tous nos bus vers AXI4Lite / APB, ou devrions-nous les laisser tels quels?" Certains sont AXI4Lite et …
Je sais que la combinaison FPGA-DSP est généralement utilisée pour l'électronique de puissance haut de gamme / ultrasons / IRM / etc. Est-il possible que le processeur logiciel remplace complètement le DSP même sur les FPGA bas de gamme tels que Spartan 3/6? Ajouté: Quelle serait la raison d'avoir plusieurs …
Considérant que j'ai fait une architecture pour faire quelque chose de spécifique, écrit en vhdl, par exemple. Puis-je le «graver» dans une puce fpga, pour toujours? Ou comment dois-je le faire, en protégeant la propriété intellectuelle en sachant qu'elle peut être lue à partir de la mémoire flash série?
Lors de l'écriture de Verilog, j'utilise une variété de "linters" qui donneront des erreurs et des avertissements. Ce sont mon simulateur (ModelSim), mon compilateur (Quartus II), ainsi qu'un linter (Verilator). Ensemble, j'ai une bonne couverture pour les pièges courants, tels que les décalages de taille de bus et les verrous …
J'ai trouvé une carte FPGA que j'aimais. Il utilise un Xilinx Spartan 6 LX45. Quand je suis allé à la fiche technique de la série Spartan 6 , il a seulement dit qu'il y avait 43 661 cellules logiques. À combien de portes cela correspond-il? Ou bien, comment pourrais-je déterminer …
Lors de l'utilisation d'un FPGA ordinaire tel que Xilinx Spartan 3 ou Virtex 5, combien de cycles une multiplication ou une division à double virgule flottante 64 bits prend-elle pour s'exécuter? Pour autant que je comprends, le FPGA n'a pas de FPU dur et vous devez en créer un à …
Je travaille avec les MCU depuis les années 90 et je me suis récemment aventuré sur la scène FPGA avec les puces de la série Spartan6 de Xilinx. En supposant une conception d'automatisation d'usine simple avec des capteurs et des moteurs et une certaine intelligence pour tout relier, sur quel …
J'ai du mal à faire en sorte qu'une conception FPGA relativement simple (pour un Altera Cyclone IV) rencontre le timing pour une logique pilotée par une horloge de 250 MHz. Cela me fait me demander comment les microprocesseurs commerciaux (tels que l'Intel Core i7) parviennent à respecter le timing aux …
Deux questions. J'ai un FPGA Xilinx Spartan 6 qui n'a que des entrées et des sorties HDMI. Existe-t-il une sorte de guide ou de code pré-écrit que je peux utiliser pour commencer à envoyer des images à l'écran? Je ne sais pas par où commencer et je n'ai pas pu …
J'ai une carte Altera DE2 et j'essaie de dessiner des sprites. J'ai du mal à implémenter un tampon d'écran. J'ai une entité d'affichage qui à un taux de 25 MHz émet des pixels pour l'affichage VGA. J'espérais implémenter un tampon dans SDRAM. L'idée originale était de charger les pixels du …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.