Un processeur (tel que les processeurs Intel i3 / i5 / i7 / Xeon) doté d'une mémoire cache sur puce intégrée peut-il l'utiliser comme seule RAM fonctionnelle, sans aucune banque de mémoire externe connectée? Ou doit- il y avoir de la RAM externe, et le cache ne peut pas être …
C’est peut-être plus un problème de perception, mais il semble que les microcontrôleurs aient progressé à pas de géant au cours des 20 dernières années, à presque tous les égards, une vitesse d'horloge plus élevée, plus de périphériques, un débogage plus facile, des cœurs 32 bits, etc. Il est encore …
Je viens de rencontrer des macros pour que mon compilateur de microcontrôleur force (ou suggère) qu'une fonction soit exécutée à partir de la RAM. https://siliconlabs.github.io/Gecko_SDK_Doc/efr32mg1/html/group__RAMFUNC.html#gac6abbc7f869eec9fb47e57427587c556 http://processors.wiki.ti.com/index.php/Placing_functions_in_RAM https://www.iar.com/support/tech-notes/linker/controlling-placement-of-the-section-where-__ramfunc-functions-reside-ewarm-5.x--6.x/ https://community.nxp.com/thread/389099 Dans quels cas est-ce utile? Pourquoi ne serais-je pas toujours exécuté à partir de la RAM si l'avantage est uniquement une vitesse …
Je n'ai jamais compris comment les nouvelles vitesses de transfert de données record sont obtenues en termes de conversion de / vers des signaux électriques et optiques. Supposons que nous ayons 255 Tbits de données et que nous voulons les transférer en une seconde. (Il s'agit d'un exploit réel.) Vous …
Cet article montre que la SDRAM DDR4 possède environ 8 fois plus de bande passante DDR1 SDRAM. Mais le délai entre la définition de l'adresse de la colonne et la date à laquelle les données sont disponibles n'a diminué que de 10% (13,5 ns). Une recherche rapide montre que le …
J'ai une question assez simple, mais je n'ai trouvé de réponse nulle part. Sur un système Von-Neumann où le code et les données vivent dans la même RAM, le CPU doit récupérer toutes ses instructions de la mémoire. Maintenant, afin de déplacer de grandes quantités de données entre les composants …
J'ai une carte P1004B746400 B7464 REV.A qui est une RAM SIMM à 72 broches avec deux puces TI TMS418169DZ dessus. Selon la configuration SIMM à 72 broches , les broches # 1, # 39 et # 72 sont la masse V ss et la broche # 10 est l'alimentation V …
Pourquoi voudriez-vous utiliser la mémoire RAM DDR et lire / écrire sur chaque front montant et descendant de l'horloge au lieu de simplement doubler votre vitesse d'horloge et lire / écrire sur un seul front montant ou descendant? Y a-t-il des avantages et des inconvénients pour chacun?
J'ai récemment commencé à apprendre l'assemblage et j'ai découvert les scripts de l'éditeur de liens et d'autres détails de bas niveau sur la programmation matérielle. J'enseigne également l'architecture informatique et quelque part le long de la ligne, j'ai eu peur que mon image du modèle de mémoire ait toujours été …
Ce n'est peut-être qu'une coïncidence, mais j'ai remarqué que les microcontrôleurs que j'ai utilisés ont redémarré lorsqu'ils manquaient de RAM (Atmega 328 si matériel spécifique). Est-ce ce que font les microcontrôleurs lorsqu'ils manquent de mémoire? Sinon, que se passe-t-il alors? Pourquoi comment? Le pointeur de pile est certainement aveuglément augmenté …
J'essaie d'utiliser le ram cellulaire sur la carte de développement Nexys 4 FPGA . J'utilise Xilinx Vivado et je souhaiterais qu'un processeur Microblaze soft core puisse effectuer des lectures et des écritures. Jusqu'à présent, j'ai créé le processeur dans une conception de bloc. Après beaucoup de recherches sur Internet, j'ai …
Je connais le truc Coldboot depuis un certain temps, mais je n'ai jamais vraiment considéré la physique derrière. J'ai lu le journal , mais il ne couvre pas vraiment pourquoi cela fonctionne. Comment le refroidissement physique d'un bâton de RAM à une température très basse entraîne-t-il la conservation des données …
Les processeurs x86 modernes ont au moins 512 Ko de cache L2. Il existe des applications qui s'intégreraient entièrement dans cette quantité de mémoire. Pouvez-vous exécuter ces puces sans RAM attachée? Dans l'affirmative, existe-t-il un moyen de le faire qui élimine la pénalité de temps de réécriture lorsque le processeur …
J'ai besoin de décider de la taille de la mémoire flash et de la RAM pour un projet. Le micro contrôleur que je préfère utiliser est la série TI MSP430. En raison de sa faible consommation d'énergie et de son coût en série. Cependant, je suis un débutant complet pour …
J'utilise un PIC12F675 pour un projet, et tout fonctionne bien sauf une chose. GP4 ne fonctionne pas comme E / S numérique. J'ai beaucoup regardé les configs et le code, mais je n'ai rien trouvé. Config: #pragma config FOSC = INTRCCLK #pragma config WDTE = OFF #pragma config PWRTE = …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.