Cette question concerne l'implémentation d'un filtre IIR dans un FPGA avec des tranches DSP, avec des critères très spécifiques. Disons que vous faites un filtre sans taps avant et seulement 1 tap inversé, avec cette équation: y[ n ] = y[ n - 1 ] ⋅ b 1 + x …
Je fais l'analyse du spectre d'un signal variant dans le temps avec une fréquence changeant de 200 Hz à 10 kHz. J'utilise la FFT pour analyser la composante fréquentielle du signal. Mes questions sont: Comment décider de la résolution en fréquence et de la largeur de la fenêtre pour le …
Je cherche à implémenter un verrouillage de phase dans un FPGA sans utiliser de composants externes (autres que l'ADC). Pour plus de simplicité, le verrouillage sur une simple impulsion binaire est adéquat. La fréquence des signaux est de ~ 0,1-1% de l'horloge. Je ne peux pas utiliser les PLL d'horloge …
Avec cette question à l'esprit (la première que stackexchange me propose en ce moment parmi les "Questions avec des titres similaires"), je voudrais voler l'idée de la question et la poser sur PPC. Qu'est-ce qui est si génial? Toutes les autres puces que j'ai vues - ARM, MIPS, SuperH, x86 …
Je prévois de fabriquer un appareil électronique simple que je pourrais éventuellement essayer de commercialiser si cela fonctionne. Avant de franchir le pas et d'essayer de le produire en masse, j'essaierais d'abord d'en vendre quelques-uns sur Internet pour voir si quelqu'un le veut . Il s'avère cependant que pour vendre …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.