Une matrice de portes programmable sur le terrain (FPGA) est une puce logique configurée par le client après la fabrication, donc «programmable sur le terrain».
Pouvez-vous réellement casser un FPGA en le programmant incorrectement? Je suis vraiment un logiciel. Ce n'est un secret pour personne que si votre logiciel est erroné, vous pourriez détruire toutes sortes de données importantes, et peut-être même planter toute la machine. Mais il est vraiment difficile d' endommager physiquement un …
J'ai lu ce post et il ne répond pas à ma question dans son intégralité: Je pense à un microcontrôleur comme tout ce qui a de la mémoire, des registres et peut traiter un ensemble d'instructions telles que LOAD, STORE et ADD. Il contient des portes logiques et autres pour …
Si vous consultez des projets hdmi sur un site comme hackaday , vous constaterez que chacun d'entre eux implique un FPGA. Je ne pense pas avoir vu de projet DIY avec sortie HDMI qui n'ait pas utilisé de FPGA. Mais pourquoi? Pour autant que je sache, les FPGA sont chers, …
J'ai parcouru diverses sources ... Mais je ne sais pas trop ce que c'est. Je veux une porte et et l'équivalent logique est deux entrées alimentant une porte et pour Y = AB 'l'équivalent logique alimente une porte pas et un et porte. Mais c'est la même LUT pour AND …
Quelle est la principale différence entre RTL et HDL? Pour être honnête, je l'ai recherché / recherché sur Google, mais les gens sont partagés dans leurs opinions. Je me souviens d'avoir dit que HDL est le langage informatique utilisé pour décrire un circuit numérique et lorsqu'il est synthétisable, il est …
J'enseigne le seul et unique cours d'architecture informatique dans un collège d'arts libéraux. Le cours est obligatoire pour les majeures et mineures en informatique. Nous n'avons pas de cours de génie informatique, de génie électrique, d'autres cours sur le matériel, etc. pas seulement à travers un manuel ( Organisation et …
Si je comprends bien, les FPGA sont des circuits "numériques" flexibles, qui vous permettent de concevoir, de construire et de reconstruire un circuit numérique. Cela peut sembler naïf ou idiot, mais je me demandais s'il existe des FPGA ou d'autres technologies "flexibles" qui mettent également des composants analogiques à la …
J'ai lu quelque part qu'un mauvais code VHDL pouvait endommager le FPGA. Est-il même possible d'endommager un FPGA avec du code VHDL? Quel genre de conditions provoquerait cela et quels sont les pires scénarios?
Les FPGA basés sur SRAM doivent recharger le train de bits après la mise hors tension. Pendant ce temps, la base non volatile n'a pas besoin de cela. Je me demande, pourquoi fait-on plus d'expériences et de recherches sur la sécurité sur le FPGA SRAM que sur le NVM, il …
Je ne comprends pas comment FPGA peut être utilisé pour accélérer un algorithme. Actuellement, je lance un algorithme en temps réel qui prend du temps sur un ordinateur portable quadcore afin que quatre calculs puissent être effectués en parallèle. J'ai récemment été averti que le FPGA pouvait offrir des performances …
La question: Quand utilise-t-on mieux les verrous que les bascules dans un FPGA qui prend en charge les deux? Contexte: C'est un principe bien connu que les verrous transparents sensibles au niveau doivent être évités dans les FPGA, et les bascules sensibles aux bords doivent être utilisées exclusivement. La plupart …
J'ai récemment entrepris un long voyage de conception logique d'auto-apprentissage. Le produit final de ceci est un CPU 16 bits fonctionnel qui fonctionne exactement comme conçu dans un simulateur . Maintenant, je viens de commencer à étudier la possibilité de le mettre en silicium au moyen d'un FPGA. Je sais …
Je fais une étude sur l'interfaçage FPGA avec un microprocesseur comme ARM9. Je suis tombé sur le concept des processeurs soft core et hard core dans mon étude. Puis-je savoir quelle est la comparaison entre ces 2 types; similitude ou différences dans la mise en œuvre?
Je suis actuellement en train de concevoir un CPU simple en VHDL en utilisant Xilinx ISE et ISIM. La partie conception se déroule remarquablement bien, mais je n'arrive pas à trouver un moyen de faire une vérification de manière cohérente. En ce moment, j'ai un banc de test VHDL que …
We use cookies and other tracking technologies to improve your browsing experience on our website,
to show you personalized content and targeted ads, to analyze our website traffic,
and to understand where our visitors are coming from.
By continuing, you consent to our use of cookies and other tracking technologies and
affirm you're at least 16 years old or have consent from a parent or guardian.