Voir cette fiche technique , page 2: le schéma logique interne du MM74HC138.
Le diagramme montre des onduleurs logiques avec des bulles à l'entrée ou à la sortie. Y a-t-il une réelle différence entre eux?
Voir cette fiche technique , page 2: le schéma logique interne du MM74HC138.
Le diagramme montre des onduleurs logiques avec des bulles à l'entrée ou à la sortie. Y a-t-il une réelle différence entre eux?
Réponses:
Les bulles indiquent si un signal est actif bas ou actif haut. Sur le digramme, les signaux A, B, C et G1 sont actifs haut. Notez que la table de vérité utilise Ls et Hs au lieu de 0s et 1s. Pour les circuits actifs bas, une basse tension est logique 1. Le fonctionnement d'une porte dépend de la façon dont vous interprétez les niveaux de signal. Par exemple, une porte ET avec tous les signaux actifs-hauts peut être redessinée comme une porte OU avec tous les signaux actifs-bas, et vice versa.
Dans la conception à logique mixte, les bulles s'associent toujours. Vous dessinez l'équation de base avec les portes ET et OU, et insérez une ligne verticale avec une bulle partout où il y a un complément de signal. Remplacez ensuite toutes les portes logiques par le type que vous utilisez réellement (par exemple, NAND et l'entrée active-low équivalente OU). Enfin, insérez des onduleurs partout où les bulles ne s'associent pas. Cela facilite la lecture de l'équation à partir du schéma.
Pour des exemples d'appariement de bulles avec une logique mixte et un mélange de signaux actif-bas et actif-haut, consultez la page archivée suivante d'une classe Georgia Tech: Exemples d'analyse et de synthèse de logique mixte . Une bulle d'entrée ou de sortie est utilisée sur chaque onduleur afin de montrer clairement les paires de bulles. Les bulles avec des barres obliques sont juste pour lire l'équation du schéma. Ils peuvent être supprimés (comme dans l'exemple 4), puis partout où il y a un décalage de bulle est une inversion logique.
Un onduleur est un tampon inverseur de niveau. Ce n'est pas toujours un inverseur logique. Dans l'exemple 2 de la liaison ci-dessus, lorsque Y, B et D sont implémentés en tant que signaux actifs-hauts, le circuit nécessite des onduleurs même si la fonction logique n'appelle pas le complément. En effet, NAND est équivalent à OR avec des entrées actives-basses, donc les entrées actives-hautes doivent d'abord être inversées.
Dans le schéma lié à la question, notez que les entrées et sorties des signaux actifs-bas dans le schéma de la page 2 ont des bulles correspondantes dans le schéma de connexion de la page 1. J'aurais répété ces bulles sur le schéma de la page 2 pour être complet .